操作碼 |
指令 |
說明 |
0F E7 /r |
MOVNTQ m64, mm |
將四字從 mm 移到 m64,使得快取層次結構的污染降至最低。 |
在寫入記憶體期間,使用非暫時提示將源運算元(第二個運算元)中的四字移到目標運算元(第一個運算元),使得快取污染降至最低。源運算元是 MMX™ 技術暫存器,且假設它包含壓縮整數數據(壓縮位元組、字或雙字)。目標運算元是 64 位記憶體位置。
將數據寫入記憶體時,非暫時提示通過使用寫入組合 (WC) 記憶體型別協議來實現。使用此協議時,處理器既不會將數據寫入快取層次結構,也不會從記憶體獲取相應的快取線並放入快取層次結構。如果給非暫時儲存指定的記憶體地址是不可快取 (UC) 或防寫 (WP) 的記憶體區域,則寫入區域的記憶體型別可以覆蓋非暫時提示。
WC 協議使用弱序記憶體一致性模型,因此如果多個處理器可能會使用不同的記憶體型別來讀取/寫入記憶體位置,則應該配合 MOVNTI 指令使用邊界隔離操作(如 SFENCE 指令)。
DEST SRC;
MOVNTQ void_mm_stream_pi(__m64 * p, __m64 a)
無。
#GP(0) - CS、DS、ES、FS 或 GS 段中的記憶體運算元有效地址非法。
#SS(0) - SS 段中的地址非法。
#PF(錯誤程式碼) - 頁錯誤。
#NM - 如果 CR0 中的 TS 設定為 1。
#MF - 如果存在未決的 x87 FPU 異常。
#UD - 如果 CR0 中的 EM 設定為 1。如果 CPUID 功能標誌 SSE 是 0。
#AC - 如果在目前特權級別為 3 時進行未對齊的記憶體引用。
#GP(0) - 如果記憶體運算元未對齊 16 位元組邊界,不論是哪一段。
中斷 13 - 如果運算元的任何部分出現在從 0 到 0FFFFH 的有效地址空間之外。
#NM - 如果 CR0 中的 TS 設定為 1。
#MF - 如果存在未決的 x87 FPU 異常。
#UD - 如果 CR0 中的 EM 設定為 1。如果 CPUID 功能標誌 SSE2 是 0。
與“實地址模式”中的異常相同。
#PF(錯誤程式碼) - 頁錯誤。
#AC - 如果在目前特權級別為 3 時進行未對齊的記憶體引用。