參考
關於參考資訊
免責聲明與法律資訊
指令集
處理器事件與建議
英特爾(R) 奔騰(R) M 處理器
英特爾(R) 安騰(R) 2 處理器
英特爾(R) 安騰(R) 2 處理器事件
英特爾(R) 安騰(R) 2 處理器的事件比率
關於英特爾(R) 安騰(R) 2 處理器的事件比率
基本事件
指令執行事件
記憶體事件
系統事件
TLB 事件
前端匯流排事件
BIL_HITM_LINE_RATIO
BIL_RATIO
BRIL_HITM_LINE_RATIO
BUS_ADDR_BPRI
BUS_BRQ_LIVE_REQ
BUS_BURST
BUS_HITM_RATIO
BUS_HITS_RATIO
BUS_IOQ_LIVE_REQ
BUS_IO_CYCLE_RATIO
BUS_IO_RD_RATIO
BUS_MEM_READ_OUTSTANDING
BUS_OOQ_LIVE_REQ
BUS_PARTIAL
BUS_PARTIAL_RATIO
BUS_RD_ALL
BUS_RD_DATA_RATIO
BUS_RD_HITM_RATIO
BUS_RD_INSTRUCTIONS
BUS_RD_INVAL
BUS_RD_INVAL_BST
BUS_RD_INVAL_BST_HITM
BUS_RD_INVAL_BST_MEMORY
BUS_RD_INVAL_MEMORY
BUS_RD_PRTL_RATIO
BUS_WB_RATIO
CACHEABLE_READ_RATIO
RSE 事件
英特爾(R) 安騰(R) 2 處理器的建議
英特爾(R) 安騰(R) 2 處理器的懲罰
英特爾(R) 奔騰(R) 4 處理器
含第三代數據流單指令多數據擴充套件指令集 (SSE3) 的英特爾(R) 奔騰(R) 4 處理器
英特爾 XScale(R) 微體系結構
參考索引
|